快科技资讯 09月29日 12:49
AMD下一代处理器将引入D2D互连技术,取代SERDES
index_new5.html
../../../zaker_core/zaker_tpl_static/wap/tpl_guoji1.html

 

AMD正为下一代Zen 6处理器规划一项重要的技术革新,计划引入全新的D2D(Direct-to-Direct)互连技术,以取代现有的SERDES PHY技术。SERDES技术自Zen 2以来一直用于连接CPU的芯粒(CCD),但其串行化和解串行化过程带来了能耗和延迟的不足。AMD在Strix Halo APU中已初步展现了这一变革,通过在芯片下方的中介层利用RDL和台积电InFO-oS技术,以短而细的并行线缆替代了SERDES模块。这种新的D2D互连方式有望显著降低功耗和延迟,同时大幅提升芯片间通信的带宽,为未来NPU等新功能的集成提供更强大的支持,尽管这也增加了设计的复杂度。

💡 **D2D互连技术的引入**:AMD计划在下一代Zen 6处理器中,用全新的D2D(Direct-to-Direct)互连技术取代现有的SERDES PHY技术,以应对日益增长的性能和效率需求。

📉 **SERDES技术的局限性**:现有的SERDES技术虽然自Zen 2以来一直用于连接CCD芯粒,但其串行化和解串行化过程会消耗额外能量用于时钟恢复、均衡及编码/解码,并增加芯片间通信的延迟,已显不足。

🚀 **Strix Halo APU的实践**:AMD已在Strix Halo APU中初步采用了这项新技术,通过RDL(重分布层)和台积电InFO-oS技术,在芯片下方的中介层铺设了短而细的并行线缆,直接连接CPU架构,移除了原有的SERDES模块。

⚡ **D2D技术的优势**:与SERDES相比,D2D互连方式无需串行化和解串行化过程,显著降低了功耗和延迟。同时,通过增加CPU架构中的端口数量,整体带宽得到了大幅提升,为未来集成NPU等新功能奠定基础。

⚙️ **设计复杂性的挑战**:尽管D2D互连技术带来了显著的性能提升,但也增加了设计的复杂性,尤其是在多层RDL的设计和布线优先级调整方面,因为芯片下方的空间需要用于扇出布线。

快科技9月29日消息,据报道,AMD在下一代Zen 6处理器上计划引入全新的D2D互连技术,以取代现有的SERDES,目前这一技术变革已经在Strix Halo APU上初现端倪。

AMD自Zen 2以来一直沿用SERDES PHY技术来实现CCD芯粒间的互连,但随着技术的进步和需求的增加,现有的互连方式已经逐渐显得力不从心。

SERDES代表串行器/解串器,主要用于将来自各个CCD的并行流量转换为串行比特流,并在芯片之间传输,随后解串器将串行数据流转换。

这就出现了两个缺点:串行化和解串行化过程需要能耗用于时钟恢复、均衡以及编码/解码;其次,数据流的转换增加了芯片间通信的延迟,这也是现有技术的一个主要缺点。

随着NPU等新功能的加入,AMD需要更稳定、低开销的带宽来连接内存和CCD,在Strix Halo APU中,AMD已经对进行了大改进,这可能预示着Zen 6处理器的未来发展方向。

具体来说,AMD通过RDL(重分布层)在芯片间铺设了许多短而细的并行线缆,这些线缆位于芯片下方的“中介层”中。

通过台积电InFO-oS(集成扇出基板)技术,将线缆铺设在硅芯片和有机基板之间,使得CPU架构能够通过宽并行端口进行通信。

High Yield通过观察Strix Halo的芯片设计发现了这一新方法,Strix Halo的芯片上有一个矩形的小垫片区域,这是InFO-oS的经典表现形式,而原本的大“SERDES”模块已被移除。

这种新的D2D互连方式显著降低了功耗和延迟,因为不再需要串行化和解串行化过程,更重要的是,通过增加CPU架构中的端口数量,整体带宽得到了显著提升。

不过这种方法也带来了设计上的复杂性,尤其是在多层RDL的设计中,以及需要改变布线优先级,因为芯片下方的空间被用于扇出布线。

Fish AI Reader

Fish AI Reader

AI辅助创作,多种专业模板,深度分析,高质量内容生成。从观点提取到深度思考,FishAI为您提供全方位的创作支持。新版本引入自定义参数,让您的创作更加个性化和精准。

FishAI

FishAI

鱼阅,AI 时代的下一个智能信息助手,助你摆脱信息焦虑

联系邮箱 441953276@qq.com

相关标签

AMD Zen 6 D2D SERDES Strix Halo APU 互连技术 处理器 半导体
相关文章