IT之家 08月27日
Marvell推出2nm制程64Gbps互连IP,革新XPU设计
index_new5.html
../../../zaker_core/zaker_tpl_static/wap/tpl_guoji1.html

 

美满电子(Marvell)近日发布了业界首个采用2nm制程的64 Gbps双向芯粒互连(D2D)接口IP,旨在帮助芯片设计者在提升XPU性能和带宽的同时,有效降低功耗和芯片面积。该技术支持单线实现32 Gbps双向同步通信,并且提供2nm和3nm工艺版本。其亮点包括高达30 Tbps/mm的带宽密度,是UCIe标准同速方案的三倍以上;在面积优化方面,最小深度配置下可降低计算芯粒面积15%;功耗优化方面,自适应功耗管理技术可降低高达75%的接口功耗;可靠性方面,支持冗余通道和自动修复。Marvell同时提供完整的解决方案栈,以加速客户新一代XPU的上市。

🚀 **领先的2nm制程与64Gbps速度:** Marvell推出的业界首个2nm制程64 Gbps双向芯粒互连(D2D)接口IP,为下一代XPU(如AI加速器、CPU等)提供了前所未有的连接速度和效率。

💡 **显著的性能与功耗优化:** 该技术通过单线实现32 Gbps双向同步通信,带宽密度超过30 Tbps/mm,是UCIe标准同速方案的三倍以上。同时,采用自适应功耗管理,在常规负载下可降低75%的接口功耗,在高峰流量期间降低42%,并能将计算芯粒面积需求降低至传统方案的15%。

🛡️ **增强的可靠性与完整解决方案:** D2D接口IP支持冗余通道与自动修复功能,有效减少比特错误率,提高良率。Marvell还提供包括应用桥、链路层和物理互连在内的完整解决方案栈,帮助客户缩短新一代XPU的上市周期。

IT之家 8 月 27 日消息,美满电子(Marvell)宣布推出业界首个 2nm 制程 64 Gbps 双向芯粒互连(D2D)接口 IP,旨在帮助芯片设计人员在提升新一代 XPU 带宽和性能的同时降低功耗和芯片面积。

据介绍,该技术通过单线实现 32 Gbps 的双向同时通信,并同步提供 2nm 与 3nm 工艺版本。

技术特性

除 D2D 物理层技术外,Marvell 还提供包括应用桥、链路层与物理互连在内的完整解决方案栈,以缩短客户新一代 XPU 的上市周期。

IT之家查询发现,Marvell 最早在 2024 年 3 月宣布推出 2nm 平台;2025 年 3 月展示了可运行的 2nm 芯片成果,随后又发布了 2nm 定制 SRAM 技术。本次推出的 2nm 与 3nm 节点下的 64Gbps D2D 接口,延续了这一技术发展路径。

根据 Marvell 的定制化战略,公司通过系统与半导体设计、先进工艺制造以及涵盖 SerDes、2D / 3D 芯粒互连、硅光子、定制 HBM、SoC 互连结构、光学 I/O 与 PCIe Gen7 接口在内的完整半导体平台解决方案。

相关阅读:

Fish AI Reader

Fish AI Reader

AI辅助创作,多种专业模板,深度分析,高质量内容生成。从观点提取到深度思考,FishAI为您提供全方位的创作支持。新版本引入自定义参数,让您的创作更加个性化和精准。

FishAI

FishAI

鱼阅,AI 时代的下一个智能信息助手,助你摆脱信息焦虑

联系邮箱 441953276@qq.com

相关标签

Marvell 芯粒互连 2nm工艺 XPU AI Chiplet Interconnect 2nm Process XPU AI
相关文章